Организация однокристальных 16-разрядных микропроцессоров
План лекции:
1. Базовая организация
2. Функциональное назначение сигналов МП
3. Структура микропроцессора К1810ВМ86
3.1 Структура МП
3.2 Операционное устройство МП
3.3 Арифметико-логическое устройство
3.4 Управляющее устройство
3.5 Устройство шинного интерфейса
4. Функционирование микропроцессора
5. Форматы команд
6. Режимы адресации
7. Система прерываний
7.1 Общая характеристика системы прерываний микропроцессора К1810
7.2 Внешние и внутренние прерывания
7.3 Порядок обработки прерываний
План лекции:
1. Базовая организация
2. Функциональное назначение сигналов МП
3. Структура микропроцессора К1810ВМ86
3.1 Структура МП
3.2 Операционное устройство МП
3.3 Арифметико-логическое устройство
3.4 Управляющее устройство
3.5 Устройство шинного интерфейса
4. Функционирование микропроцессора
5. Форматы команд
6. Режимы адресации
7. Система прерываний
7.1Общая характеристика системы прерываний микропроцессора К1810
7.2Внешние и внутренние прерывания
7.3Порядок обработки прерываний
Базовая организация
На основе n-МОП технологии с кремниевыми затворами удалось реализовать принцип пропорционального уменьшения размера n-МОП схемы, достигнув боль-шей степени интеграции. В одной БИС было размещено около 30 000 транзисторов на кристалле размером 5.5×5.5 мм при достижении высокого быстродействия.
На базе БИС указанного типа фирмы INTEL был создан однокристальный 16-ти разрядный микропроцессор 8086. Отечественный аналог — МП КМ1810ВМ86, ко-торый по уровню производительности и логической реализации не уступал средним моделям малых ЭВМ. МП выпускался в 40 контактном корпусе. Производитель-ность МП при тактовой частоте 5 МГц 2.5 млн. операций типа регистр-регистр в се-кунду. Архитектура МП имеет особенности: содержит 14 16-ти битных внутренних регистров и образует 16-ти битовую шину данных для связи с внешней памятью и портами ввода/вывода. Шина адреса имеет 20 линий, что позволяет непосредствен-но адресоваться к памяти емкостью 1 Мбайт. Пространство памяти разбивается на сегменты по 64 Кбайта. В любой момент МП может обращаться к ячейкам 4-х сег-ментов, которые программно выбраны в качестве текущих. Для сокращения числа выводов младшие 16-ть адресных линий мультиплексированы во времени с линиями данных и составляют единую шину адреса/данных. 4-е старшие адресные линии мультиплексированы с шинами состояния. Чтобы сигналы этих линий можно было использовать в системе, их обязательно разделяют с помощью внешних схем. При выполнении операций ввода/вывода используется 8-ми или 16-ти битовые адреса. МП может обращаться к портам (регистрам ввода/вывода). В МП реализована мно-гоуровневая система прерываний по вектору, с числом векторов до 256. Адреса под-программ прерываний занимают область емкостью 1Кбайт, которая располагается в памяти, начиная с младших адресов. Предусмотрена организация прямого доступа к памяти, при котором МП прекращает работу и переводит в 3-е состояние шину ад-реса, данных и управления…..
Скачать полную версию работы
СКАЧАТЬ работу l-informatika/Lekcii-informatika-8.rar
eee