Главная » Информатике » Лекции по » Организация ввода/вывода через параллельный интерфейс

Организация ввода/вывода через параллельный интерфейс

План лекции:
1. Структура параллельного порта ПЭВМ
2. Регистры параллельного порта
3. Подключение внешних устройств к системной шине

Организация ввода/вывода через параллельный интерфейс

План лекции:
1. Структура параллельного порта ПЭВМ
2. Регистры параллельного порта
3. Подключение внешних устройств к системной шине

Структура параллельного порта ПЭВМ
В состав IBM-совместимых компьютеров входит контроллер параллельного интерфейса, основное назначение которого заключается в подключении принтера. BIOS поддерживает до 3 параллельных портов, которые определяются в процессе прохождения теста после включения питания (POST). Адрес регистра данных порта записывается начиная с ячейки 0000:0408h и ему присваивается имя LPT1-LPT3.
Структурная схема контроллера параллельного порта имеет вид, показанный на рис.1. Регистр данных предназначен для записи и чтения данных длинной в байт. Порядок передачи зависит от режима обмена (режим совместимости или расширен-ный режим).
Регистр управления доступен только по записи. Регистр состояния доступен только по чтению………

Скачать полную версию работы
Организация ввода/вывода через параллельный интерфейс
СКАЧАТЬ работу l-informatika/Lekcii-informatika-13.rar

Добавить комментарий

Ваш адрес email не будет опубликован. Обязательные поля помечены *

Закрепите на Pinterest